本周,PCI-SIG组织宣布PCIe 6.0规范标准v1.0版本正式发布,宣告完工。
延续了惯例,带宽速度继续增倍,x16下可达128GB/s(单向),由于PCIe技术允许数据全双工双向流动,因此双向总吞吐量就是256GB/s。
按计划,标准公布12~18个月后将有商用例子出现,大概就是2023年,应该服务器平台先上。
回到技术本身,PCIe 6.0被认为是PCIe问世近20年以来变化最大的一次。坦率来说,PCIe 4.0/5.0都是对3.0的小修小改,比如依然采用基于NRZ(Non-Return-to-Zero)的128b/130b编码。
PCIe 6.0则改用PAM4脉冲调幅信令,1b/1b编码,单个信号就有能四种编码(00/01/10/11)状态,比之前翻番,允许承载最高30GHz频率。不过,由于PAM4信号比NRZ脆弱,所以配套上马了FEC前向纠错机制,纠正链路中的信号错误,保障数据完整性。
除了PAM4和FEC,PCIe 6.0的最后一项主要技术就是在逻辑层使用FLIT(流量控制单元)编码。
其实,PAM4、FLIT都不算新技术,在200G+的超高速以太网早已应用,其中PAM4没能大规模推广的原因在于物理层成本太高。
另外,PCIe 6.0依然保持了向下兼容。