WEB开发网
开发学院操作系统Linux/Unix AIX 5L 性能优化,第 1 部分: 监视 CPU 阅读

AIX 5L 性能优化,第 1 部分: 监视 CPU

 2008-09-06 08:21:26 来源:WEB开发网   
核心提示: 其他一些 CPU 调整命令包括 smtct、bindintcp 和 bindprocessor,重复现在必须再次逐步完成此过程,AIX 5L 性能优化,第 1 部分: 监视 CPU(4),从压力测试和监视部分的第二步开始,只有通过重复测试和持续监视您的系统,并且为支持更细粒度和更灵活的分区

其他一些 CPU 调整命令包括 smtct、bindintcp 和 bindprocessor。

重复

现在必须再次逐步完成此过程,从压力测试和监视部分的第二步开始。只有通过重复测试和持续监视您的系统,才能确定调整是否确实起作用。我了解一些管理员仅仅是基于针对特定应用程序的最佳实践调整某些参数,然后就开始进行其他工作了。最糟糕的事情莫过于此。首先,在其他环境中有效的调整也许并不适合您的环境。更重要的是,如果不观察数据,您如何能确实了解所作的调整是否有助于解除瓶颈?再次重申,AIX 性能优化是动态的过程,为了切实获得成功,您需要持续监视您的系统,而这只有在建立基准和 SLA 之后才能实现。如果不能定义运行良好的系统的行为,那么您如何能够定义运行不佳的系统的行为?如果等到您接到前面提到过的电话才进行这些工作,恐怕为时已晚。

CPU

POWER 体系结构表示带有增强的 Risc 功能的“功率优化”,并且是当今 IBM 中型服务器所使用的处理器。它是 801 CPU 的衍生产品,也是第二代基于 RISC 的处理器。它最初于 1990 年推出,用于支持 UNIX RS6000® 系统。POWER4 是首款 64 位对称多处理器,于 2001 年发布。它成为 IBM Regatta 服务器的内在驱动力量,并支持逻辑分区。POWER5 体系结构于 2003 年推出,每个处理器包含 2.76 亿个晶体管。POWER5 基于 130 纳米铜和绝缘硅 (SOI) 工艺,并具有以下特性:

芯片多处理

更大的缓存

芯片上集成内存控制器

SMT

高级电源管理

改进的 Hypervisor 技术

POWER5 的设计支持多达 256 个 LPAR,并且可同时用于它的 pSeries® 和 iSeries™ 服务器。这一采用 SMT 技术的双核处理器是利用 SOI 设备和铜互连技术制造的。SOI 技术用于减少器件电容和提高晶体管性能。POWER5 实际上是 IBM 第二代双核微处理器芯片,并且为支持更细粒度和更灵活的分区提供了创新和改进的功能。此外,它还分别使用双芯片模块 (DCM) 和多芯片模块 (MCM) 作为其中端服务器和高端服务器的基本构建块。

POWER5 芯片的一些更重要的创新还包括:

上一页  1 2 3 4 5 6 7 8  下一页

Tags:AIX 性能 优化

编辑录入:爽爽 [复制链接] [打 印]
赞助商链接