基于EDA技术的定向型计算机硬件设计
2009-05-16 11:10:05 来源:WEB开发网核心提示: 2.2 总体结构与数据通路该系统总体结构与数据通路如图1所示,图片看不清楚?请点击这里查看原图(大图),基于EDA技术的定向型计算机硬件设计(2), 图1 系统总体结构与数据通路图2.3 状态确定该系统指令周期是6个时钟周期,前是三个时钟周期即状态S0~S2为指令的读取周期,系统连线图如图
2.2 总体结构与数据通路
该系统总体结构与数据通路如图1所示。
图片看不清楚?请点击这里查看原图(大图)。
图1 系统总体结构与数据通路图
2.3 状态确定
该系统指令周期是6个时钟周期,前是三个时钟周期即状态S0~S2为指令的读取周期,后3个时钟周期即S3~S5为指令的执行周期。
2.4 设计指令执行的流程
该系统指令执行流程如表2所示。
表2 指令执行流程
图片看不清楚?请点击这里查看原图(大图)。
2.5 编程、调试、运行、仿真
编程、编译、综合所设计的工程文件,建立测试向量进行功能仿真。将生成的JEDEC 文件下载至实验仪器的ispLSI 芯片中。按设计的线路图进行连线。系统连线图如图2所示。把程序写入内存中。调试运行。
图2 系统连线图
3 各功能部件的VHDL源程序
3.1 内存ROM功能模块的VHDL实现
[]
赞助商链接