WEB开发网
开发学院软件开发VC VC++实现计算机并口的数据采集 阅读

VC++实现计算机并口的数据采集

 2007-03-15 21:46:18 来源:WEB开发网   
核心提示: 图1 控制寄存器图2是打印机适配器的状态寄存器,它只用了其中的高5位,VC++实现计算机并口的数据采集(2),图2 状态寄存器其中每位与引脚对应关系如表1所示,电路原理1、AD7820引脚及功能AD7820是AD公司的一种与微处理器兼容的高速8位模数转换器(ADC)芯片采用单+5V供电,零

图1 控制寄存器

图2是打印机适配器的状态寄存器,它只用了其中的高5位。

图2 状态寄存器

其中每位与引脚对应关系如表1所示。

电路原理

1、AD7820引脚及功能

AD7820是AD公司的一种与微处理器兼容的高速8位模数转换器(ADC)芯片采用单+5V供电,无需外接时钟,内部有取样保持电路,转换时间达到1.36 μs。引脚如图3所示

引脚功能介绍:

Vin模拟信号输人;

图3 AD7820引脚图

DBO-DB7三态数据输出;

/RDY写控制/输出准备好;

MODE模式选择,内部通过一个50μA电流源拉低,MODE=0时激活读模式,MODE=1时激活写一读模式;

读控制,低电平时访问数据;

中断输出控制位,低电平时表示AD转换结束;

GND电源地;

VREF(一)参考电压负端(一),零码输入模拟电压,范围是:GND≤VREF(一) ≤VREF(十);

VREF(+)参考电压正端(十),满量程输入模拟电压,范围是:VREF(一) ≤VREF(十) ≤VDD;

Tags:VC 实现 计算机

编辑录入:爽爽 [复制链接] [打 印]
赞助商链接